Del 01-09-2016 al 31-12-2016


Cursos Tecnología Xilinx 2016. 2do Semestre

Cursos Tecnología Xilinx 2016 (Vivado, Zynq AP-SOC, serie-7: Virtex, Kintex, Artix, Ultrascale, Zynq Ultrascale, HLS, SDSoC, SDK, Linux en Xilinx)

Xil_ATP_1200_02

Electratraining, ahora como Xilinx ATP (Authorized Training Provider), ofrece entrenamientos intensivos en tecnología Xilinx, tanto presenciales como a distancia (Live Online).

La modalidad presencial son sesiones diarias de 8 hs de duración, de 9 a 18, con pausa de café y comida. Típicamente se desarrollan en Madrid, en el campus Cantoblanco de la Universidad Autónoma de Madrid.

Las sesiones a distancia (online) son de 4,5 hs con pausa intermedia (14:00 a 18:30 hora Europea – CET). Se utiliza la plataforma adobe connect (con la posibilidad de interactuar con los profesores) y ordenadores en la nube con las herramientas de Xilinx instaladas, se requiere conexión estable a internet tanto para seguir la teoría como la práctica.

El material e información se distribuye en inglés en tanto las clases son dictadas en español. Existe la posibilidad de dictado en Ingles para cursos In-Company.

Podéis acceder a la planicación de próximos cursos en www.electratraining.org para ver detalles de cada curso o consultar a info@electratraining.org.

 Podeis consultar la planificación en PDF (aquí)

 

HDL for FPGA Program / Programa HDL para FPGAs

HDL01: HDL (Hardware Description Languages) Logical Synthesis and Simulation for Xilinx FPGA design

HDL01: HDL (Lenguajes de descripción HW) Síntesis Lógica y Simulación para FPGAs de Xilinx

Breve resumen: Este curso es una introducción detallada al lenguaje VHDL. Énfasis en escritura de código sintetizable y escritura de código de simulación para bancos de pruebas (testbench).  Este curso también introducir nociones de Verilog y la forma de interactuar con VHDL.

HDL01 – Presencial: L03 – X04 octubre (Presencial 2 días)

 

Vivado Design Suite Program / Programa Vivado

FPG01: Essential Vivado Design Suite : 7-Series, UltraScala, TCL, Static Timing Analysis, Design Constraints

FPG01: Vivado Fundamental: Serie-7, UltraScale, TCL, Análisis Estático de Tiempos y Restricciones de Diseño

Breve Resumen: Formación esencial sobre el uso de Vivado ™ Design Suite. Principales características de los dispositivos de Xilinx.  Restricciones de diseño (XDC), análisis estático de tiempos (STA), buenas prácticas de diseño. Sintetizar, implementar y descargar un diseño. Simular y depurar un sistema FPGA.

FPG01 – Presencial: L10 – X11 octubre (Presencial 2 días)

 

FPG02: Advanced Vivado Design Suite: Static Timing Analysis and Xilinx Design Constraints

FPG02: Diseño Vivado FPGAs Avanzado: Análisis estático de tiempos y restricciones de diseño

Breve Resumen: Formación avanzada en el flujo Vivado™. Análisis avanzado timings y restricciones (exceptions, false path y multi-cycle path) usando Xilinx Design Constraints (XDC) y análisis estático de tiempos (static timing analysis -STA). Comprender la Base de datos que almacena el diseño e interactuar con ella. Metodología de diseño Xilinx UltraFast e ideas clave para optimizar los diseños.

FPG02 – Presencial: L24 – M25 octubre (Presencial 2 días)

 

FPG03: Advanced Vivado Design Suite: Advanced Tools and Techniques

FPG03: Diseño Vivado FPGAs Avanzado: herramientas y técnicas avanzadas

Breve Resumen: Aborda aspectos avanzados en el flujo Vivado™ Design Suite y hardware de Xilinx. Análisis avanzado de tiempos  para aplicar restricciones a interfaces externas source-syncronous y system-synchronous. Técnicas de floorplanning para mejorar el rendimiento y el uso de comandos y scripts Tcl tanto en modo por lotes (batch) como basado en proyecto. Metodología de diseño Xilinx UltraFast e ideas clave para optimizar los diseños desde la síntesis y el diseño.

FPG03 – Presencial: X26 – J27 octubre  (Presencial 2 días)

 

Embedded-Zynq Program / Programa empotrados-Zynq

EM01: Essential Embedded Systems Design with Xilinx FPGA

EM01: Esencial Sistemas Embebidos en FPGA de Xilinx

Breve resumen: Actualización en el desarrollo de sistemas embebidos utilizando Vivado® Design Suite en dispositivos Xilinx. El curso se basa especialmente Zynq (AP-SoC) aunque también Microblaze. EL curso enseña a crear periféricos para ampliar el sistema así como simularles utilizando modelos funcionales del bus (BFMs).

EM01 – Presencial: L21 – M22 noviembre (Presencial 2 días)

EM02: Advanced Features and Techniques of Embedded Systems Design

EM02: Sistemas Embebidos en FPGA Avanzado

Breve resumen: Ayuda a desarrolladores a entender y utilizar los componentes avanzados de las arquitecturas Zynq® o MicroBlaze ™. Detalla los componentes individuales en el PS: periféricos I/O, timers, caché, DMA e interrupciones. Énfasis en el acceso a la DDR de la lógica PL y acceso eficiente en la interconexión PL-PS. Introducción a las técnicas de programación de software y Linux en Sistemas embebidos en Xilinx.

EM02 – Presencial: X23 – J24 noviembre (Presencial 2 días)

 

EML1: Build a Linux distribution for Xilinx FPGA

EML1: Construir una distribución Linux para FPGAs de Xilinx

Incluye: Linux using Yocto and intro drivers.

EML1 – Presencial:  diciembre (Presencial 3 días)

 

DSP-HLS-SDx Program / Programa DSP-HLS-SDx

HLS1: High Level Synthesis for Xilinx FPGAs using Vivado-HLS

HLS1: Síntesis de alto nivel para FPGAs de Xilinx con Vivado-HLS

HLS1 – Presencial: L12 – M13 diciembre (Presencial 2 días)

 

SDS1: SDSoC development environment

SDS1: Diseño de sistemas con Xilinx SDSoc

SDS1 – Presencial: X14 – J15 diciembre (Presencial 2 días)

 

Calendario segundo semestre 2016 / Calendar second half 2016 :

  • HDL01 – Presencial: L03 – X04 octubre
  • FPG01 – Presencial: L10 – X11 octubre
  • FPG02 – Presencial: L24 – M25 octubre
  • FPG03 – Presencial: X26 – J27 octubre
  • EM01 – Presencial: L21 – M22 noviembre
  • EM02 – Presencial: X23 – J24 noviembre
  • HLS1 – Presencial: L12 – M13 diciembre
  • SDS1 – Presencial: X14 – J15 diciembre