26-11-2024
Cadlog, distribuidor de Mentor-Siemens EDA (Anteriormente Mentor Graphics) y profesores de la Universidad Politécnica de Valencia, nos ofrecen este seminario titulado “Questa-Driven Verification Flow for High-Quality FPGA Designs”. Puede ver los detalles en la página de Cadlog (aquí).
El seminario será presencial de 9.00 a 16.30 hs. La sesión de la mañana se dicta en Inglés por la y en castellano la de por la tarde. Puede ver el flyer en pdf aquí.
Este seminario aborda los desafíos asociados a la verificación de diseños complejos de FPGA en el contexto de protocolos de alta velocidad y arquitecturas avanzadas de sistemas en chip. Ofrece un análisis exhaustivo de Siemens Questa verification suite, abarcando tanto métodos formales de simulación, con el fin de garantizar la calidad y la fiabilidad de los diseños de FPGA.
Como complemento se presenta una introducción avanzada a la simulación de sistemas complejos utilizando system verilog y UVM.
El propósito de este seminario organizado por CADLOG, Siemens EDA, profesores de la UPV y Electratraining es repasar las mejores prácticas en la verificación de diseños complejos en FPGA y Sistemsa en un Chip (SoC) configurables.
This seminar addresses the challenges of verifying complex FPGA designs in the era of high-speed protocols and intricate system-on-chip architectures. It provides a deep dive into Siemens Questa verification suite, covering both simulation and formal methods to ensure high-quality, reliable FPGA designs.
As a complement, an advanced introduction to the simulation of complex systems using system verilog and UVM is presented.
The purpose of this seminar organized by CADLOG, Siemens EDA, UPV professors and Electratraining is to review best practices in the verification of complex designs in configurable FPGAs and Systems on a Chip (SoC).
Martes, 26 de noviembre de 2024. de 9.00 a 16.30.
Sala de grados edificio A – Escuela Politécnica Superior
Universidad Autónoma de Madrid (UAM)
Francisco Tomás y Valiente, 11
28049 MADRID
Puede ver como llegar (Aquí).
Registrarse en este evento a través de la página de CadLog (aquí).