Skip to main content

Online Seminar: Designing with the Versal Gen 2 (AI Edge Series Gen 2 and Prime Series Gen 2)

22-04-2026

Inscribirme

Seminario online: Diseñando con Versal Gen 2 (AI Edge Series Gen 2 y Prime Series Gen 2)

Presentación (In English below):

Este workshop ofrece una visión detallada de los SoC adaptativos AMD Versal Gen 2, centrándose en su arquitectura heterogénea y en sus avanzadas capacidades de aceleración para aplicaciones con altas demandas de cómputo y requisitos críticos de latencia. Los dispositivos Versal Gen 2 integran unidades de procesamiento escalar estrechamente acopladas (basadas en Arm), lógica adaptable (tejido FPGA) y motores inteligentes (AI Engines / arrays DSP), interconectados mediante una red en chip (NoC) de alto ancho de banda y subsistemas de memoria mejorados. En comparación con generaciones anteriores, Gen 2 introduce mejoras significativas en densidad de cómputo para IA, ancho de banda de memoria, integración del sistema y funcionalidades de seguridad, permitiendo una partición de cargas de trabajo más eficiente y un rendimiento determinista. En esta sesión, analizaremos los componentes arquitectónicos, revisaremos el flujo de co-diseño hardware/software utilizando Vivado ML y Vitis, y discutiremos estrategias de optimización para mapear aplicaciones sobre los distintos dominios de cómputo heterogéneos, con énfasis en el flujo de datos, el rendimiento y la eficiencia energética.
El seminario se centra en los siguientes temas clave:

  • Visión general de los recursos de cómputo disponibles en el SoC adaptativo Versal Gen 2
  • Análisis detallado del nuevo sistema de procesamiento de alto rendimiento (PS)
  • Introducción a la arquitectura de nueva generación de AI Engines
  • Descripción de la infraestructura de red en chip (NoC)
  • Resumen del soporte para controladores de memoria DDR5 y LPDDR5X
  • Revisión de los bloques hardware integrados para procesamiento de imagen y vídeo
  • Explicación de las mejoras en seguridad funcional y ciberseguridad

Introduction (In English):

This workshop provides a detailed overview of AMD Versal Gen 2 adaptive SoCs, focusing on their heterogeneous architecture and advanced acceleration capabilities for compute-intensive and latency-critical applications. Versal Gen 2 devices integrate tightly coupled scalar processing units (Arm-based), adaptable logic (FPGA fabric), and intelligent engines (AI Engines / DSP arrays), interconnected through a high-bandwidth network-on-chip (NoC) and enhanced memory subsystems. Compared to previous generations, Gen 2 introduces significant improvements in AI compute density, memory bandwidth, system integration, and security features, enabling more efficient workload partitioning and deterministic performance. In this session, we will analyze the architectural components, examine the hardware/software co-design flow using Vivado ML and Vitis, and discuss optimization strategies for mapping applications across the heterogeneous compute domains, with emphasis on dataflow, throughput, and power efficiency.

The seminar will be in Spanish.

Descriptores preliminares / Agenda (preliminary):

  • Compute resources available within the Versal Gen2 adaptive SoC
  • Detailed look at the new high-performance processing system (PS)
  • Introduction to the next-generation AI Engine architecture
  • Description of the network-on-chip (NoC) infrastructure
  • Outline of the supported DDR5 and LPDDR5X memory controllers
  • Review of the integrated image and video processing hardware blocks
  • Explanation of the enhanced functional safety and security features

    Fecha / Date:

    Miércoles 22 de abril de 2026 de 15:00 a 18:00h. (horario coordinado Europeo de verano)

    Wednesday, April 22nd 2026 15:00 – 18:00 CEST.

    Lugar de realización / Place:

    Live on Line

    Pre-registro / Pre-registration:

      Inscripción / Registration

      Inscribiendote a: / Registering to: