Skip to main content

Designing with the AMD Versal Adaptive SoC: Architecture and Design Methodology (Versal-ADM)

Inicio 14-10-2025

Fin 17-10-2025

Versal-ADM – Diseñando con los SoC adaptativos Versal: Arquitectura y metodologías de diseño.

Introducción:

Este curso es parte de una serie de entrenamientos que ofrece un recorrido progresivo por el ecosistema de desarrollo de AMD (Xilinx) Versal, desde la arquitectura básica del sistema hasta el diseño avanzado de aplicaciones heterogéneas, aceleración con motores de IA y procesamiento digital de señales (DSP).

Esta serie de cursos denominados “Versal Adaptive SoC Engineering Path (Programa de Ingeniería en SoCs Adaptativos Versal)” son financiados por  Cátedra Internacional UPV-VaSiC de Diseño Microelectrónico, hacia el Campus Internacional de Semiconductores, en el marco del Programa de Ayudas para la Creación de Cátedras Universidad-Empresa (Cátedras Chip), financiado por el Ministerio para la Transformación Digital y de la Función Pública y por la Unión Europea – NextGenerationEU (Expediente TSI-069100-2023-0009), dentro del Plan de Recuperación, Transformación y Resiliencia.

 

Puedes acceder a la descripción a través del siguiente enlace https://electratraining.org/2025/versal-engineering-path/

 

Descripción del curso Versal-ADM

Se adquiere una comprensión integral de los bloques de construcción de la arquitectura AMD Versal Adaptive SoC, que incluyen la lógica programable (PL), E/S de alta velocidad, arquitecturas de reloj, sistema de procesamiento (CIPS), motores inteligentes (AIE) y la red en chip programable (NoC). Se aprende a utilizar tecnologías de memoria e interfaces de última generación para ofrecer aceleración heterogénea de alto rendimiento en diversas aplicaciones. A lo largo del curso, se aplican metodologías y técnicas de diseño de SoCs adaptativos de AMD (Xilinx) para el desarrollo de diseños dirigidos a dispositivos Versal. Se estudia el mapeo y particionamiento de aplicaciones, así como el cierre de diseño, las soluciones de potencia y térmicas, con el fin de optimizar el rendimiento del diseño.

Este curso se centra en:

  • Revisar la arquitectura del Versal Adaptive SoC.
  • Describir los motores (elementos de cómputo) disponibles en la arquitectura y los recursos que incorporan.
  • Explicar la arquitectura de la red en chip (NoC) y del motor de inteligencia artificial (AIE – AI-Engines).
  • Resumir las soluciones de memoria y las interfaces de programación disponibles en el Versal Adaptive SoC.
  • Identificar las soluciones PCI Express® y los transceptores serie integrados en el dispositivo.
  • Demostrar el flujo de desarrollo de software embebido para dispositivos Versal, incluido el flujo de desarrollo del AI Engine.
  • Aplicar herramientas de diseño y metodologías específicas para la creación de sistemas complejos.
  • Utilizar la herramienta Power Design Manager (PDM) para la estimación de consumo.
  • Ejecutar procesos de configuración y depuración de dispositivos.
  • Mejorar el rendimiento del sistema basado en Versal Adaptive SoC.
  • Identificar soluciones de potencia y térmicas adecuadas
  • Realizar simulaciones y depuración a nivel de sistema.

Público objetivo: Este curso está dirigido a desarrolladores de software y hardware, arquitectos de sistemas, diseñadores DSP y profesionales que requieran conocer el potencial de los dispositivos AMD (Xilinx) Versal Adaptive SoC, así como las metodologías de diseño asociadas.

Requisitos previos: Se recomienda contar con conocimientos de FPGAs y SoCs de AMD, así como experiencia básica en el uso de las herramientas Vivado™ y Vitis™.

Herramientas y hardware: Herramientas de software: Vivado Design Suite, Vitis Unified IDE y PetaLinux (versión 2025.1). Plataforma de evaluación Versal VCK190 o VEK280.

Descriptores y detalles:

El tríptico con la información detallada del contenido de esta formación AQUÍ. También tienes una descripción en castellano del contenido (Versal-ADM-castellano)

Fechas:

Martes 14, miércoles 15, jueves 16 y viernes 17 de octubre 2025 (4 días) de 9 a 18h.

Lugar de realización:

Universidad Politécnica de Valencia (UPV)

Puede ver como llegar (Aquí).

Pre-Registro: 

Evento finalizado. Revisa la web para la edición adicional.


Galería de imágenes