La formación y experiencia en FPGAs incluyen temas de: Síntesis y simulación de lenguajes de descripción de HW (HDL-Hardware Description Language) (VHDL y Verilog) para FPGAs de Xilinx; Herramientas de Diseño Electrónico (EDA-Electronic Design Automation); Diseño FPGAs con Vivado - Xilinx Serie 7 y UltraSCALE; Conectividad en FPGAs (Transivers, PCie, Ethernet Macs, Interfaces Memoria, Buses Axi); Síntesis de alto nivel con Vivado-HLS (HLS-High Level Sintesis); Sistemas empotados en FPGAs (EDK, SDK, IP-Integrator, Microblaze, Zynq), Diseño de DSPs en FPGA.
29-01-2019
PróximamenteCaracterización de Señales de Alta Velocidad: Fundamentos y Aplicaciones de Integridad de Señal Keysight nos ... Leer Más
Del 26-11-2018 al 29-11-2018
PróximamenteAspectos avanzados del uso de Xilinx Vivado: Static Timing Analysis, Complex Design Constraints y Advanced ... Leer Más
22-11-2018
PróximamenteSafety Critical FPGA Design and Verification Flow (A Mentor Cadlog free Seminar) Leer Más
Del 12-11-2018 al 15-11-2018
Diseño con FPGAs de Xilinx: Vivado Design Suite 1 y 2 Se tratan de dos ... Leer Más
06-11-2018
Camera Color Pcam 5C as a gift. Accelerate real-time high definition video processing designs with Digilent Zybo Z7, a Zynq-7000 AP SoC Platform and Xilinx Vivado HLS Leer Más